cinglong,
如果你是用在CD訊源頻率應該是11.2896使用VCTCXO會比較好,如果你只需要50ppm誤差,你可使用crystal + VCXO control即可,這種結構的頻率調整範圍大多落在+-100~150ppm,非常適合用在CS8412 or CS8414用的外加PLL de-jitter,你可以到ICS的網站找一下,然後請在主機板廠工作的朋友幫你要幾顆sample即可,不需花大錢定做.以我本身的實際經驗25ppm的DAC mclk所得到的效果已經讓我覺得非常好了.
To cinglong,
我找到MK2732-05與MK2711A這兩顆IC應該可以符合你的要求.另外你還需要一組PLL電路才行.
我猜你大概才剛接觸DAC這個領域吧!
你若是將CS8412設定在slave mode你必須讓FSYNC與SPDIF in的Frame Rate完全相同,否則會產生Buffer full or run out的問題,一般像8412這種元件它的output buffer只有兩個word,所以你不能直接使用slave mode,你必須有外部大型buffer或使用external PLL才行. 另外回覆你在DZ post的問題,那些英文字的意思是當你將8412使用在single end mode時你在RXN與RXP的間的輸入位準必須達到400mV,因在differential mode時是兩端各輸入200mV的反向訊號(差值為400mV),在單端模式下你將一端接地,你必須將未接地端的訊號位準提高至400mV才能維持內部比較器正確的運作.
我猜你大概才剛接觸DAC這個領域吧!
你若是將CS8412設定在slave mode你必須讓FSYNC與SPDIF in的Frame Rate完全相同,否則會產生Buffer full or run out的問題,一般像8412這種元件它的output buffer只有兩個word,所以你不能直接使用slave mode,你必須有外部大型buffer或使用external PLL才行. 另外回覆你在DZ post的問題,那些英文字的意思是當你將8412使用在single end mode時你在RXN與RXP的間的輸入位準必須達到400mV,因在differential mode時是兩端各輸入200mV的反向訊號(差值為400mV),在單端模式下你將一端接地,你必須將未接地端的訊號位準提高至400mV才能維持內部比較器正確的運作.
正在瀏覽這個版面的使用者:沒有註冊會員 和 58 位訪客